Wyniki 1-2 spośród 2 dla zapytania: authorDesc:"JAKUB JASNOS"

High resolution intelligent cyclic A/D converters with low resolution internal feedback D/A converters


  Intelligent cyclic A/D converters (IC ADCs), considered in the paper, employ an original A/D conversion method and the corresponding architecture based on application of the analytical approach to optimization of adaptive estimation algorithms [1]. The approach permits to determine analytically the most efficient values of converter parameters which guarantee maximal performance of conversion under given permissible probability of saturation. General principles of design and operation of IC ADCs were presented and discussed in [2-3]. The first prototype of IC ADC was designed in Institute of Electronic Systems, Warsaw University of Technology and realized in CMOS technology [4]. Experience acquired during the design process and measurements of the prototype and its components inclined to start the investigation on modification of the IC ADC architecture, in particular in order to simplify the complexity of the internal feedback D/A sub-converter as well as to decrease gains of internal amplifiers in subsequent cycles of conversion. In this paper, a new concept of solution of these problems is presented. Intelligent cyclic ADCs belong to the class of recursive (recirculating) sub-ranging [5] (known also as cyclic, multi-pass) A/D converters whose classical examples are described in [6-9]. Cyclic A/D converters provide the reasonable resolution, speed of conversion, size and power consumption characteristics of converters. In the conventional cyclic A/D converters, the way of forming the output codes of converted samples consists in cyclical shifting of sub-codes (“observations") taken from the output of the analog (rough) internal A/D sub-converter and appropriate “gluing" them to the end of the output code obtained in the previous cycle. In the conventional cyclic ADCs, to avoid errors related to the possible saturation in internal A/D subconverters, the dedicated techniques consisted in introduction of additional [...]

Projektowanie i analiza laboratoryjnego prototypu cyklicznego przetwornika A/C wykorzystującego nową zasadę konwersji

Czytaj za darmo! »

Celem artykułu jest przedstawienie zasad nowej koncepcji konwersji A/C opracowanej w Instytucie Systemów Elektronicznych PW, a także wyników doświadczalnej analizy prototypu zaprojektowanego wspólnie z Instytutem Mikroi Optoelektroniki PW inteligentnego cyklicznego przetwornika A/C realizowanego w technologii CMOS (AustriaMicrosystems C35B4, 0,35 µm). Inteligentne przetworniki cykliczne (IPC) należą do klasy przetworników iteracyjnych, które formują cyfrowe estymaty próbek sygnału wejściowego z wykorzystaniem estymat uformowanych w poprzednim cyklu konwersji. Ta klasa przetworników obejmuje wiele typów, m.in. przetworników aproksymacji wagowej, wielostopniowe, RSD (ang. Redundant Signed Digit), sigma-delta i kaskadowe [1-3]. Architektura części analogowej IPC jest podob[...]

 Strona 1